{"id":867750,"date":"2023-11-21T15:30:00","date_gmt":"2023-11-21T14:30:00","guid":{"rendered":"https:\/\/www.tomshardware.fr\/?p=867750"},"modified":"2024-08-13T16:14:12","modified_gmt":"2024-08-13T14:14:12","slug":"lunar-lake-intel-vise-la-lune-en-matiere-defficacite-energetique","status":"publish","type":"post","link":"https:\/\/www.tomshardware.fr\/lunar-lake-intel-vise-la-lune-en-matiere-defficacite-energetique\/","title":{"rendered":"Lunar Lake : Intel vise la lune en mati\u00e8re d’efficacit\u00e9 \u00e9nerg\u00e9tique"},"content":{"rendered":"
Chez Intel, le programme \u00e0 court terme a pour t\u00eates d\u2019affiche les Raptor Lake Refresh (\u00e0 la fois pour les PC fixes et portables)<\/a> ainsi que les Meteor Lake<\/a> (uniquement pour les ordinateurs portables). Les plans de la soci\u00e9t\u00e9 pour la suite ne sont pas clairement d\u00e9finis, mais ils pourraient s\u2019orienter vers des Arrow Lake sur le segment desktop, et des Lunar Lake pour les ordinateurs portables basse consommation<\/a>. De nombreuses diapositives d\u00e9taillent ces futures puces.<\/p>\n\n\n\n Nous savons depuis longtemps que les processeurs Lunar Lake profiteront d\u2019une architecture mettant l\u2019accent sur l\u2019efficacit\u00e9 \u00e9nerg\u00e9tique<\/strong>. En pratique, ces Core succ\u00e9deraient ainsi aux Meteor Lake-U.<\/p>\n\n\n Les documents publi\u00e9s un temps par le leaker<\/em> YuuKi_AnS et qui circulent \u00e9galement sur les forums d\u2019AnandTech \u00e9voquent explicitement une architecture co-d\u00e9velopp\u00e9e avec Microsoft aboutissant \u00e0 des int\u00e9grations logicielle et mat\u00e9rielle centr\u00e9es sur l\u2019\u00e9conomie d\u2019\u00e9nergie<\/strong>.<\/p>\n\n\n\n Les processeurs prendront en charge la m\u00e9moire LPDDR5X-8533 double canal. Plus pr\u00e9cis\u00e9ment, il est question de MoP (memory on-package<\/em>) d\u2019une capacit\u00e9 de 32 Go ou 16 Go<\/strong>.<\/p>\n\n\n Concernant les configurations CPU, les documents mentionnent 4 P-cores et 4 E-cores<\/strong>, a priori<\/em> sous les architectures Lion Cove et Skymont. La tuile CPU sera grav\u00e9e par TSMC sur son n\u0153ud N3B.<\/p>\n\n\nDe la MoP, et pas plus de 8 c\u0153urs CPU <\/h2>\n\n\n\n